반응형

ADC 17

ADC가 구분할 수 있는 RF 신호 최대/최소 전력은 몇dBm일까?

ADC의 input full scae range를 전력으로 표현하면 ?  대부분의 ADC의 데이터 시트를 보면, ADC의 input full scale range는 전압으로 표시 되어있다. Vpp(differential 전압), Vp(single ended 전압)으로 표시되어 있다. 그 이유는 기본적으로 ADC는 전압을 샘플링하는 하드웨어이기 때문이다. ADC의 input full scale range는 입력가능한 신호의 최대 크기를 말한다. ADC에 input full scale range의 전압을 넘는 신호가 들어오면 다음과 같이 신호가 clipped 또는 포화 된다  따라서 input full scale range를 전압이 아니라, 전력으로 표현할 때 다음 식을 이용한다. Signal Power(m..

ADC 2023.05.31

ADC의 출력 데이터라인과 출력 클럭의 PCB line 라우팅 조건

ADC와 FPGA를 PCB line으로 연결할 때 연결되는 pin이 Data 와 클럭이다. PCB line을 그릴 때 데이터 라인과 클럭라인의 길이를 얼마나 비슷하게 맞추어야 하는지 가늠이 안될 때는 ADC의 데이터 시트를 보면 알 수 있다. 예제는 다음과 같다. ADC의 클럭 입력 신호의 rising edge일 때, ADC Vin에 입력된 아날로그 신호가 ADC를 거쳐 이산화 된 디지털 신호로 나온다. D0~D15 데이터 pin에서는 이산디지털 데이터가 나오고 DCO 클럭 pin에서는 클럭이 출력된다. 입력 클럭 rising edge 기준으로 출력 데이터와 출력 클럭이 나오는 시간은 위에서 언급되어 있다. tpd : 입력 클럭 rising edge 으로 데이터 신호가 나오는데 걸리는 소요시간, 290p..

ADC 2023.03.31

ADC 데이터의 검증사항

ADC가 샘플링한 데이터가 정상적으로 나오고 있는지를 확인하기 위해서 무엇을 해야 하는가? •샘플링이 된 ADC 데이터를 확인하기 전 알아야할 사항 - ADC에 입력되는 입력신호의 전력과 전압의 크기는 얼마인가? - ADC 신호 입력부분의 형태 파악 : single ended 인지? LVDS인지? - ADC 데이터의 표현 - 2의 보수 - dBm과 입력임피던스 그리고 전압 크기의 관계 • 샘플링이 된 ADC 데이터 정상판단 –ADC 데이터 깨짐 여부 : ADC가 자체생성하는 데이터 패턴[01010101, increment, Sine wave]으로 출력 데이터 깨짐 여부 파악 : 외부 RF 신호와 상관없이 ADC가 생성한 데이터가 FPGA로 깨짐없이 전달되는지를 파악하는 단계 –ADC 데이터의 크기 : R..

ADC 2022.07.26

아날로그 신호를 디지털신호로 바꾼다는 것 -3

참고자료 http://www.panoradio-sdr.de/analog-digital-conversion/ Analog-to-Digital Conversion - Basics on analog-to-digital conversion for software defined radios covering the sampling theorem, undersampling and the clock jitter issue. www.panoradio-sdr.de 앞선 글에서 언급했던 aliasing 현상이 꼭 문제가 되는 것은 아니다. 아날로그 신호를 샘플링할 때 샘플링주파수를 일부러 낮게하고 샘플링조건을 만족 못하게 하기도 한다. 이러한 방법을 undersampling( IF or bandpass sampling)이라..

ADC 2021.12.19

아날로그 신호를 디지털 신호로 바꾼다는 것 -1

아날로그 신호를 디지털 신호로 변경한다. 이것은 ADC라는 칩이 수행한다. ADC의 성능은 ADC가 출력한 디지털화 된 신호가 본래 아날로그 신호의 정보를 얼마나 잘 표함하고 있는지를 결정한다. 아날로그 신호의 샘플링을 이야기 할 때 난 보통 시간축에 대한 샘플링만 생각을 했었다. 하지만 아날로그 신호를 샘플링한다는 것은 아날로그 신호의 2가지 정보를 샘플링하는 것이다. 1. 아날로그 신호의 시간축 2. 아날로그 신호의 진폭 1번은 adc의 sampling frequency가 결정한다 아날로그 신호의 시간축을 얼마나 잘게 잘게 쪼갤지 정한다 2번은 adc의 비트수가 결정한다. 아날로그 신호의 진폭 또한 시간축과 마찬가지로 adc를 거치며 잘게 잘게 쪼개진다. adc의 비트수가 클수록 adc가 출력한 디지..

ADC 2021.12.19

아날로그신호를 디지털신호로 바꾼다는 것 - 2

참고자료 http://www.panoradio-sdr.de/analog-digital-conversion/ 샘플링이론 아날로그 신호를 샘플링한다면 얼마나 빠른 주기로 해야할까? 이것에 대한 답이 샤논의 샘플링 이론이다. 샤논의 샘플링 이론을 만족한다는 말은 다음과 같다. fs > 2×f (high) fs : 샘플링 주파수 f (high ): 아날로그 신호(샘플링의 대상이 되는)의 구성 신호들의 주파수 중 가장 큰 주파수 예를 들어 아날로그 신호 a는 다양한 주파수( f0, f1, f2,)를 가진 신호들로 구성되어 있다. f2가 가장 큰 주파수이다. a 신호를 주파수 정보 손실없이, 시간축샘플링을 한다면 얼마나 빨리 해야할까? 위 이론에 따라 fs > 2x f2 이어야 한다. 샘플링된 디지털신호를 다시 아..

ADC 2021.12.16

ADC의 Ground, 전류 그리고 노이즈

ADC의 경계는 어디인가?! ADC의 입력부는 아날로그 회로부에 연결되고 ADC의 출력부는 디지털회로부에 연결된다. 이렇게 ADC 칩은 디지털회로부와 아날로그 회로부의 경계에 걸쳐있는 부품이다. ADC의 데이터시트를 보면 보통 2개의 Ground가 있다. Digital Gnd, Analog Gnd가 있다. 음?? 어떻게 해야할까? Analog Gnd는 ADC가 들어가는 보드의 아날로그 회로부 Gnd에 연결하고, Digital Gnd는 ADC가 들어갈 회로의 디지털 회로부 Gnd에 연결하면 되는 것인가?? 결론적으로 말하면 ADC의 Digital Gnd, Analog Gnd 둘 다 아날로그 회로부의 Gnd에 연결하는 것이 맞다. 그이유를 살펴보자. 본 글의 내용은 TI 사의 ADC GND에 대한 정리자료를..

ADC 2021.08.14
반응형